Apr 25, 2023
Intel lancia Agilex FPGA per reti intelligenti
By Andy Patrizio,
Di Andy Patrizio, Mondo in rete |
Andy Patrizio è uno scrittore tecnologico freelance con sede a Orange County, California. Ha scritto per una varietà di pubblicazioni, dalla Tom's Guide a Wired al Dr. Dobbs Journal.
Intel ha lanciato un gate array programmabile sul campo, Agilex 7 con R-Tile, dotato di funzionalità PCIe 5.0 e CXL per l'elaborazione dei carichi di lavoro di rete.
L'FPGA Agilex viene utilizzato principalmente negli smartNIC che scaricano l'elaborazione del traffico di rete dalla CPU, liberando così la capacità della CPU per altre attività. Intel vede Agilex svolgere un ruolo nei data center, nelle telecomunicazioni e nei servizi finanziari, tra gli altri settori ad alto traffico.
Agilex è un'evoluzione delle vecchie linee FPGA Stratix e Arria ed è progettato per riflettere i cambiamenti nelle prestazioni e nelle caratteristiche. Agilex 7 è la seconda famiglia di FPGA più potente all'interno del portafoglio Agilex.
Con questa versione, Agilex ha subito un notevole cambiamento. La versione precedente era un prodotto PCI Express 4.0, costruito su un design Stratix 10 DX a 14 nm. Questa nuova versione supporta PCI Express 5.0 e utilizza un design chiplet che scompone il silicio in più chip più piccoli con processo a 7 nm.
Con l'approccio chiplet di Intel, Agilex 7 con R-Tile combinato con F-Tile, annunciato all'inizio di quest'anno, offre 116 Gbps di larghezza di banda del ricetrasmettitore, il throughput più veloce finora tra gli FPGA Intel.
Supporta anche l'hard IP, il che significa che funzioni come controller di memoria e processori di segnali digitali sono codificate nel silicio, anziché soft IP, che è programmato. L'IP non può essere modificato, ma funziona anche molto più velocemente e riduce i tempi di progettazione per lo sviluppo e la distribuzione dei prodotti.
L'R-Tile fa parte del nuovo design dei chiplet in cui i chiplet sono collegati tramite un'interconnessione ad alta velocità. R-Tile è un chip complementare all'FPGA che supporta specificamente le connessioni PCI Express ad alta velocità e si integra con le CPU per accelerare i carichi di lavoro di elaborazione ad alte prestazioni.
Agilex 7 supporta CXL 1.1 e supporterà le CPU compatibili con CXL 2.0 di prossima generazione al momento della spedizione. CXL è un'interconnessione ad alta velocità che consente la comunicazione diretta da memoria a memoria per la condivisione dei dati senza dover passare attraverso CPU e bus. Intel afferma che le build Agilex 7 ora supportano CXL 1.1 e supporteranno funzionalità CLX 2.0 selezionate in attesa di convalida, interoperabilità e qualificazione con le future CPU.
Agilex 7 è ora disponibile per i clienti OEM.
Poi leggi questo:
Andy Patrizio è un giornalista freelance con sede nel sud della California che si è occupato del settore informatico per 20 anni e ha costruito tutti i PC x86 che abbia mai posseduto, laptop esclusi.
Copyright © 2023 IDG Communications, Inc.
Poi leggi questo: